Az XC7A50T-3FGG484E-t optimalizálták az alacsony fogyasztású alkalmazásokhoz, amelyekhez soros adó-vevőket, magas DSP-t és logikai átviteli sebességet igényelnek. Biztosítsa a legalacsonyabb anyagköltséget a nagy teljesítményű és költségérzékeny alkalmazásokhoz.
Az XC7A50T-3FGG484E-t optimalizálták az alacsony fogyasztású alkalmazásokhoz, amelyekhez soros adó-vevőket, magas DSP-t és logikai átviteli sebességet igényelnek. Biztosítsa a legalacsonyabb anyagköltséget a nagy teljesítményű és költségérzékeny alkalmazásokhoz.
Funkcionális jellemzők
Fejlett nagyteljesítményű FPGA logika, a valódi 6 bemeneti keresési táblázaton alapuló, elosztott memóriaként konfigurálható.
36 KB kettős portblokk RAM beépített FIFO logikával az on-chip adatpufferáláshoz.
Nagyteljesítményű Selectio ™ technológia, támogatva a DDR3 interfészeket 1866 MB/s -ig.
Nagysebességű soros csatlakozás, beépített gigabites adó-vevő, 600 mb/s sebességgel akár 6,6 GB/s-ig, majd 28,05 GB/s-ig, így egy speciális alacsony fogyasztású üzemmódot biztosítva, amely a chiphez optimalizálva van.
A felhasználó konfigurálható analóg interfész integrálja a kétcsatornás 12 bites 1MSPS analóg-digitális konvertert, valamint a CHIP termikus és tápegység-érzékelőket.
A digitális jel processzor chip, 25 x 18 szorzóval, 48 bites akkumulátorral és a létrák előtti diagrammal felszerelve a nagy teljesítményű szűréshez, beleértve az optimalizált szimmetrikus együttható szűrést.
Egy erőteljes órakezelő chip, amely ötvözi a fázis-zárolású hurkokat és a hibrid mód-órakezelő modulokat, amelyek képesek nagy pontosságot és alacsony dzsitteret elérni.
A PCIe integrált blokk, amely legfeljebb X8 Gen3 végpont és gyökérport -tervekhez alkalmas.
Többszörös konfigurációs lehetőségek, beleértve az árucikkek tárolásának támogatását, a 256 bites AES titkosítást HRC/SHA-256 hitelesítéssel, valamint beépített SEU-észlelés és javítás.