Az XCKU115-3FLVF1924E mező programozható kapu tömbje rendkívül magas jelfeldolgozási sávszélességet érhet el a középtávú eszközökben és a következő generációs adó-vevőkben. Az FPGA egy félvezető eszköz, amely egy konfigurálható logikai blokk (CLB) mátrixon alapul, amelyet egy programozható összekapcsolási rendszeren keresztül csatlakoztatnak
Az XCKU115-3FLVF1924E mező programozható kapu tömbje rendkívül magas jelfeldolgozási sávszélességet érhet el a középtávú eszközökben és a következő generációs adó-vevőkben. Az FPGA egy félvezető eszköz, amely egy konfigurálható logikai blokk (CLB) mátrixon alapul, amelyet egy programozható összekapcsolási rendszeren keresztül csatlakoztatnak. Használható a csomagfeldolgozáshoz 100 g hálózatokban és adatközpontokban. Ezek szintén nagyon alkalmasak a következő generációs orvosi képalkotáshoz, a 8K4K videóhoz és a heterogén vezeték nélküli infrastruktúrához szükséges DSP intenzív feldolgozáshoz is. Optimalizálva a 20Nm-es rendszer teljesítményéhez és integrációjához, az egycsipesz és a következő generációs halmozott szilícium-összeköttetés (SSI) technológia felhasználásával.
jellegzetes
● Programozható rendszerintegráció
Legfeljebb 1,5 m-es rendszer logikai egység, a második generációs 3D IC használatával
Több integrált PCI Express ® Gen3 kernel
● Javítsa a rendszer teljesítményét
8.2 Teramac DSP számítási teljesítmény
A magas felhasználási sebesség két szinttel növeli a sebességet
Minden eszköznek legfeljebb 64 16 g -os adó -vevője van, amely támogatja a backplaneket
2400 MB/s DDR4, képes stabil működésre különböző PVT körülmények között
● Csökkent BOM -költségek
Magas rendszerintegráció, az alkalmazási BOM költségeinek akár 60% -kal történő csökkentése
● 12,5 GB/s adó -vevő minimális sebességgel egyenlő polaritással
A közepes sebességű szint támogathatja a 2400 MB/s DDR4 -et
A VCXO integráció csökkentheti az órakomponensek költségeit