Az XCKU115-3FLVF1924E terepi programozható kaputömb rendkívül nagy jelfeldolgozási sávszélességet tud elérni a középkategóriás eszközökben és a következő generációs adó-vevőkben. Az FPGA egy konfigurálható logikai blokk (CLB) mátrixon alapuló félvezető eszköz, amely programozható összekötő rendszeren keresztül kapcsolódik
Az XCKU115-3FLVF1924E terepi programozható kaputömb rendkívül nagy jelfeldolgozási sávszélességet tud elérni a középkategóriás eszközökben és a következő generációs adó-vevőkben. Az FPGA egy konfigurálható logikai blokk (CLB) mátrixon alapuló félvezető eszköz, amely programozható összekötő rendszeren keresztül kapcsolódik. Használható csomagfeldolgozásra 100G hálózatokban és adatközponti alkalmazásokban. Kiválóan alkalmasak a következő generációs orvosi képalkotáshoz, a 8k4k videóhoz és a heterogén vezeték nélküli infrastruktúrához szükséges intenzív DSP-feldolgozáshoz is. 20 nm-es rendszerteljesítményre és integrációra optimalizálva, egylapkás és következő generációs halmozott szilícium összekötő (SSI) technológiával.
jellegzetes
● Programozható rendszerintegráció
Akár 1,5 millió rendszerlogikai egység, második generációs 3D IC használatával
Több integrált PCI Express® Gen3 kernel
● A rendszer teljesítményének javítása
8.2 TeraMAC DSP számítási teljesítmény
A magas kihasználtság két szinttel növeli a sebességet
Minden eszköz legfeljebb 64 16G adó-vevővel rendelkezik, amelyek támogatják a hátlapot
2400Mb/s DDR4, stabil működésre képes különböző PVT körülmények között
● Csökkentett anyagjegyzék-költségek
Magas szintű rendszerintegráció, amely akár 60%-kal csökkenti az alkalmazás anyagjegyzékének költségeit
● 12,5 Gb/s adó-vevő minimális sebességgel, azonos polaritással
A közepes sebességű szint támogatja a 2400 Mb/s DDR4-et
A VCXO integráció csökkentheti az óraelemek költségeit